اترك رسالة
يجب أن تكون رسالتك بين 20-3000 حرف!
من فضلك تفقد بريدك الالكتروني!
مزيد من المعلومات يسهل التواصل بشكل أفضل.
تم الإرسال بنجاح!
اترك رسالة
يجب أن تكون رسالتك بين 20-3000 حرف!
من فضلك تفقد بريدك الالكتروني!
—— نيشيكاوا من اليابان
—— لويس من الولايات المتحدة
—— ريتشارد من ألمانيا
—— تيم من ماليزيا
—— فنسنت من روسيا
—— نيشيكاوا من اليابان
—— سام من الولايات المتحدة
—— لينا من ألمانيا
توريد رقاقة عالية الأداء A3P250-FGG256I منطق قابل للبرمجة منخفض الطاقة IC
وصف المنتج
تحتوي أجهزة A3P250-FGG256I على ما يصل إلى مليون بوابة نظام، مدعومة بما يصل إلى 144 كيلوبت من ذاكرة SRAM ثنائية المنافذ الحقيقية وما يصل إلى 300 مدخل/مخرج للمستخدم.
ميزة
ذاكرة DDR بسرعة 700 ميجابت في الثانية، وإدخال/إخراج يدعم LVDS (A3P250 وما فوق)
تشغيل الجهد المختلط 1.5 فولت، 1.8 فولت، 2.5 فولت، و3.3 فولت
دعم جهد إمداد الطاقة واسع النطاق لكل JESD8-B، مما يسمح للإدخال/الإخراج بالعمل من 2.7 فولت إلى 3.6 فولت
جهد إدخال/إخراج يمكن اختياره من البنك - ما يصل إلى 4 بنوك لكل شريحة
معايير الإدخال/الإخراج أحادية الطرف: LVTTL، وLVCMOS 3.3V/2.5V/1.8V/1.5V، و3.3V PCI/3.3V PCI-X، وإدخال LVCMOS 2.5V/5.0V
معايير الإدخال/الإخراج التفاضلية: LVPECL، وLVDS، وB-LVDS، وM-LVDS
سجلات الإدخال/الإخراج على مسارات الإدخال والإخراج وتمكينها
وحدات الإدخال/الإخراج القابلة للتبديل السريع والبارد
مدعوم فقط من خلال أجهزة A3P030.
معدل تدفق الإخراج القابل للبرمجة وقوة القيادة
سحب ضعيف لأعلى/لأسفل
IEEE 1149.1 (JTAG) اختبار مسح الحدود
الحزم المتوافقة مع Pin-Pin عبر عائلة ProASIC 3